Оптимизация BIOS. Полный справочник по всем параметрам BIOS и их настройкам
Шрифт:
Задержка модуля памяти отражается в соответствующих спецификациях. Для JEDEC это вторая цифра в последовательности из четырех цифр. Например, если ваш модуль памяти имеет спецификацию 2-3-4-7, задержка RAS-to-CAS Delay для него будет равна 3 циклам.
Эта функция BIOS задает задержку между сигналами RAS и CAS. Так как задержка имеет место при обновлении и активации строки, ее уменьшение позволяет повысить производительность.
Советуем уменьшить настройку опции SDRAM RAS-to-CAS Delay до 3 или 2,
чтобы
Если вы введете слишком низкое значение, контроллер памяти может создать сигнал CAS до того, как активная строка будет готова. Это может вызвать нестабильность в работе системы. Если вы столкнетесь с проблемой стабильности системы, увеличьте задержку.
Интересно: увеличение задержки RAS-to-CAS может позволить модулю памяти работать на более высокой частоте. Если вы планируете разогнать ваши модули памяти SDRAM, попробуйте увеличить задержку RAS-to-CAS.
SDRAM Row Active Time (Время активации строки SDRAM)
Обычные опции: 4, 5, 6, 7, 8, 9.
При запросе от любой команды чтения строка памяти активируется с помощью RAS. Чтобы считать данные из ячейки памяти, соответствующий столбец активируется с помощью CAS. Используя сигналы CAS, из одной активной строки можно считать несколько ячеек.
Однако при считывании данных из другой строки активная строка должна быть деактивирована. Строка не может быть деактивирована до тех пор, пока не закончится период Minimum Row Active Time (или tRAS).
Задержка модуля памяти отражается в соответствующих спецификациях. Для JEDEC это четвертая цифра в последовательности из четырех цифр. Например, если ваш модуль памяти имеет спецификацию 2-3-4-7, задержка tRAS для него будет равна 7 циклам.
Как и функция DRAM Act to PreCharg CMD, эта функция управляет минимальным временем активации строки банка памяти (tRAS). Под временем активации подразумевается период между активацией строки и моментом, когда данная строка может быть деактивирована. Это также период времени, в течение которого строка остается открытой.
Если период tRAS слишком велик, это может привести к снижению производительности, так как деактивация всех активных строк задерживается. При уменьшении периода обновления активная строка может быть деактивирована быстрее.
Если период tRAS слишком мал, времени для завершения блоковой операции может не хватить. Это снижает производительность и способно привести к потере или повреждению данных.
Чтобы получить оптимальную производительность, используйте минимальное значение. Как правило, оно равно: CAS Latency (Время ожидания CAS) + tRCD + 2 цикла таймера. Например, если вы настроили CAS Latency на 2 цикла, а tRCD на 3 цикла, вы получаете значение, равное 7 циклам.
Если ваша система будет сообщать об ошибках или зависать, увеличьте значение tRAS на один цикл, чтобы стабилизировать работу.
SDRAM Row Cycle Time (Количество циклов строки SDRAM)
Обычные опции: 7, 8, 9, 10, 11, 12, 13.
Эта функция BIOS управляет параметром Row Cycle Time (или tRC) для модуля памяти. Количество циклов строки определяет минимальное количество циклов, которое требуется строке памяти, чтобы пройти полный цикл от активации строки до ее обновления в активную строку.
Количество циклов строки (tRC) = минимальное количество циклов активации строки (tRAS) + время обновления строки (tRP). Поэтому перед настройкой количества циклов строки следует определить значения параметров tRAS и tRP.
Задержка tRAS отражается в соответствующих спецификациях. Для JEDEC это четвертая цифра в последовательности из четырех цифр. Например, если ваш модуль памяти имеет спецификацию 2-3-4-7, задержка tRAS для него будет равна 7 циклам.
Задержка tRP отражается в соответствующих спецификациях. Для JEDEC это третья цифра в последовательности из четырех цифр. Например, если ваш модуль памяти имеет спецификацию 2-3-4-7, задержка tRP для него будет равна 4 циклам.
Если количество циклов строки слишком велико, это может привести к снижению производительности, так как деактивация активных строк после завершения цикла задерживается. При уменьшении количества циклов новый цикл начнется быстрее.
Однако если количество циклов строки слишком мало, новый цикл может начаться до завершения обновления активной строки. Это снижает производительность системы и может вызвать потерю или повреждение данных.
Чтобы получить оптимальную производительность, используйте минимальное значение в соответствии с формулой: tRC = tRAS + tRP. Например, если вы настроили tRAS на 7 циклов, а tRP на 4 цикла, вы получаете значение, равное 11 циклам.
SDRAM Tras Timing Value (Значение SDRAM по времени Tras)
Обычные опции: 4, 5, 6, 7, 8, 9.
При запросе от любой команды чтения строка памяти активируется с помощью RAS. Чтобы считать данные из ячейки памяти, соответствующий столбец активируется с помощью CAS. Используя сигналы CAS, из одной активной строки можно считать несколько ячеек.
Однако при считывании данных из другой строки активная строка должна быть деактивирована. Строка не может быть деактивирована до тех пор, пока не закончится период Minimum Row Active Time (или tRAS).