Устранение неисправностей и ремонт ПК своими руками на 100%
Шрифт:
• 4WS (4T) – четыре такта;
• 5WS (5T) – пять тактов;
• 6WS (6T) – шесть тактов.
Drive NA# Before BRDY. Устанавливает сигнал NA# на такт раньше последнего сигнала BRDY# (Bus-Ready) в цикле чтение (запись). Процессор генерирует сигнал ADS# в следующем цикле после BRDY#, что устраняет один потерянный цикл. «Северный мост» с помощью BRDY# информирует ЦП о том, что данные подготовлены для чтения, либо сообщает процессору о готовности приема данных для записи.
Extra AT Cycle WS. Устанавливается дополнительный такт ожидания в работе с периферией.
ICH Decode Select. Тип декодирования, который используют интегрированные контроллеры.
• Subtractive – метод с вычитанием;
• Positive – позитивный метод.
LOCK Function. Блокировка сигнала LOCK выключает режим Bus-Master, которым могут пользоваться устройства. При блокировке доступа к шине других устройств, master-устройство выполняет циклы чтения (записи).
MD Drive Strength. Определяет уровень сигналов «северного моста» чипсета к ОЗУ.
• Hi – обращение в момент высокого сигнала. Следует устанавливать при сбоях, высокой загруженности.
• Low – обращение в момент низкого уровня сигнала. Устанавливается по умолчанию.
NA# – Enable.
• Enable – включается сигнал NA#, конвейеризация, чипсет передает ЦП сигнал о том, что выделен новый адрес памяти до того, как все данные, которые переданы в рабочем цикле, будут обработаны. Этот режим повышает производительность.
• Disable – данный режим отключен. Рекомендуется при сбоях.
PCI – to DRAM Prefetch. Если в BIOS имеется данная опция, это означает, что у чипсета есть встроенный буфер для записи данных в момент, когда устройства, которые установлены на PCI-шине, обращаются к оперативной памяти.
• Enable – позволит увеличить производительность;
• Disable – устанавливается по умолчанию.
PIIX4 SERR#. Разрешает BIOS производить дополнительный контроль над сигналом System Error.
Pipelined Function. Включает режим, в котором чипсет может передавать контроллеру памяти следующий необходимый процессору адрес памяти, до обработки всех данных текущего цикла. Передается информация о выдаче нового адреса памяти процессору от контроллера.
В результате того, что ЦП приступает к следующему циклу до завершения предыдущего, возрастает быстродействие. Если есть сбои в работе, эту опцию следует отключить.
VIO (I/O Voltage). Изменение напряжения питания в цепях ввода-вывода ЦП и «северного моста» МП. При разгоне ПК устанавливается повышенное напряжение. Стандартная величина – 3,3 В.
Настройки ЦП
Athlon 4 SSED Instruction. Отключение установленной по умолчанию поддержки четырех новых инструкций пакета SSE при работе ЦП Athlon XP.
C.I.A.2. Включение функции CPU Intelligent Accelerator 2.
• Disable – функция отключена (установка по умолчанию);
• Cruise – автоувеличение тактовой частоты ЦП на 3,5 и 7 % при возрастании нагрузки на ЦП;
• Sports –
• Racing – автоувеличение тактовой частоты ЦП на 7, 9 и 11 %;
• Turbo – автоувеличение тактовой частоты ЦП на 13, 15 и 17 %;
• Full Thrust – автоувеличение тактовой частоты ЦП на 15, 17 и 19 %.
Прежде чем выбрать конкретный параметр, следует подобрать и оптимизировать все комплектующие ПК.
Command Per Cycle. Данный режим позволяет обрабатывать несколько команд за такт, соответственно возрастает производительность системы.
Cool N’Quiet. Включает возможность изменения частоты ЦП в зависимости от нагрузки. Опция работает с процессорами, поддерживающими данную технологию.
CPU BIST. Отключает функцию самотестирования, встроенную в процессоры (BIST – Built-In Self Test).
CPU Clock Ration Jumpless. Режим автоматического программного определения множителя, с помощью которого вычисляется тактовая частота ЦП.
• Enable – множитель устанавливается BIOS;
• Disable – установка по умолчанию, в зависимости от МП, частота определяется по установке перемычек и переключателей.
CPU Drive Strength. Увеличивает уровень сигналов, с которыми работает ЦП. Устанавливается при разгоне.
• 0 – установка уровня напряжения по умолчанию;
• 1 – установка уровня напряжения на одну условную единицу выше;
• 2 – установка уровня напряжения две условные единицы выше;
• 3 – установка уровня напряжения на три условные единицы выше.
С этими установками нужно быть осторожными, поскольку есть риск вывести из строя процессор.
CPU FSB Clock. Устанавливает тактовую частоту системной шины, при которой задается тактовая частота ЦП. Частота работы процессора зависит от множителя и FSB. Множитель – это коэффициент, на который надо умножить частоту системной шины, чтобы получить частоту CPU. Например: 133х 11 = 1466 МГц (FSB = 133, множитель = 11).
CPU FSB Frequency. Изменение частоты системной шины.
CPU Host Clock Control. Включает управление базовой частотой ЦП.
CPU Hyper-Treading. Включает и отключает поддержку технологии Hyper Treading (процессоры Pentium 4 с частотой системной шины 800 МГц). Отключение функции приводит к занижению производительности.
CPUID Instruction. Данная опция позволяет включить идентификацию ЦП – определить основные параметры: тип, семейство, модель, специальную дополнительную информацию производителя – степпинг.
CPU Mstr Fast Interface. Включает быстрый интерфейс между ЦП и чипсетом. Включение режима позволяет повысить производительность в режиме процессора Bus-Master.
CPU Mstr Post WR Buffer. Включает использование буфера отложенной записи при работе ЦП в режиме Bus-Master.
• N/A – не используется буфер отложенной записи;
• 1 – используется один буфер отложенной записи;
• 2 – используется два буфера отложенной записи;
• 4 – используется четыре буфера отложенной записи. Установка по умолчанию.